English version | ||||||
陳勇志 Yung-Chih Chen |
||||||
副教授 |
||||||
Associate Professor | ||||||
組別(Group)
|
積體電路與系統 | |||||
電子郵件(E-mail)
|
ycchen.ee@mail.ntust.edu.tw | 辦公室(Office) | T2-501-4分機 6681 |
|||
電話(Phone)
|
傳真(FAX)
|
(02)27376699 | ||||
實驗室(LAB)
|
前瞻邏輯設計自動化實驗室(Advanced Logic Design
Automation Lab)(EE-5061) Phone:02-27333141 ext.6673 |
|||||
個人網頁(HomePage)
|
https://sites.google.com/view/ntust-alda |
|||||
Office Hour
|
詳電機系首頁 | |||||
留言板(Bulletin)
|
||||||
Course課程 | ||||||
高等計算機結構、硬體安全 |
||||||
Education & Experience學經歷 | ||||||
元智大學資訊工程學系副教授 元智大學資訊工程學系助理教授 國立清華大學資訊工程學系博士 國立清華大學資訊工程學系碩士 國立清華大學資訊工程學系學士 |
||||||
Research Areas研究領域 | ||||||
電子設計自動化 邏輯電路合成、最佳化與驗證 硬體安全設計自動化 |
||||||
Important Publication主要著作 | ||||||
期刊論文 研討會論文 專書/專利/技術報告 |
||||||
Research Projects研究計畫 | ||||||
國科會計畫 建教合作計畫 |
||||||